具有快速边缘的时钟信号请参阅印刷电路板(PCB)的迹线,作为传输线而不是简单的电线连接。如果PCB迹线的长度超过某些限制,则需要将跟踪阻抗与源和负载阻抗中的一个或两个匹配匹配。阻抗不匹配导致信号反射来回行驶,传输线导致信号失真,例如振铃,过冲和下冲。此应用笔记提供了适当终止单端迹线的准则,主要与LVCMOS输出驱动。本文档讨论单负载以及多重负载方案。
具有快速边缘的时钟信号请参阅印刷电路板(PCB)的迹线,作为传输线而不是简单的电线连接。如果PCB迹线的长度超过某些限制,则需要将跟踪阻抗与源和负载阻抗中的一个或两个匹配匹配。阻抗不匹配导致信号反射来回行驶,传输线导致信号失真,例如振铃,过冲和下冲。此应用笔记提供了适当终止单端迹线的准则,主要与LVCMOS输出驱动。本文档讨论单负载以及多重负载方案。